<li id="8g3ty"><tbody id="8g3ty"><th id="8g3ty"></th></tbody></li>
    <label id="8g3ty"><samp id="8g3ty"></samp></label>
  • <span id="8g3ty"></span>

    1. <center id="8g3ty"><optgroup id="8g3ty"></optgroup></center>
    2. <bdo id="8g3ty"><meter id="8g3ty"><bdo id="8g3ty"></bdo></meter></bdo><center id="8g3ty"><optgroup id="8g3ty"></optgroup></center>
      <label id="8g3ty"><samp id="8g3ty"></samp></label>

    3. 電子開發網

      電子開發網電子設計 | 電子開發網Rss 2.0 會員中心 會員注冊
      搜索: 您現在的位置: 電子開發網 >> 基礎入門 >> 數字電子電路 >> 正文

      數字電路之 加法器電路原理圖解

      作者:佚名    文章來源:本站原創    點擊數:    更新時間:2018/9/27

      在計數體制中,通常用的是十進制,它有0,1,2,3,…,9十個數碼,用它們來組成一個數。但在數字電路中,為了把電路的兩個狀態(1態和0態)和數碼對應起來,采用二進制較為方便,二進制只有0和1兩個數碼。

      十進制是以10為底數的計數體制,例如

      二進制是以2為底數的計數體制,例如

      二進制數11011相當于十進制數27。

      二進制加法器是數字電路的基本部件之一。二進制加法運算同邏輯加法運算的含義是不同的。前者是數的運算,而后者表示邏輯關系。二進制加法是“逢二進一”,即1+1=10,而邏輯加則為1+1=1。

      1、半加器

      所謂“半加”,就是只求本位的和,暫不管低位送來的進位數。半加器的邏輯狀態表見表1。

      表1半加器邏輯狀態表

      A B S C
      0 0 0 0
      0 1 1 0
      1 0 1 0
      1 1 0 1

      其中,A和B是相加的兩個數,S是半加和數,C是進位數。

      由邏輯狀態表可寫出邏輯式:

      并由此畫出圖1(a)的邏輯圖。圖1(b)是半加器的邏輯符號。

      (a)邏輯圖 (b)邏輯符號

      圖1半加器邏輯圖及其邏輯符號

      2、全加器

      當多位數相加時,半加器可用于最低位求和,并給出進位數。第二位的相加有兩個待加數,還有一個來自低位送來的進位數。這三個數相加,得出本位和數(全加和數)和進位數,這就是“全加”,表2是全加器的邏輯狀態表

      表2全加器邏輯狀態圖

      0

      0

      0

      0

      1

      1

      1

      1

      0

      0

      1

      1

      0

      0

      1

      1

      0

      1

      0

      1

      0

      1

      0

      1

      0

      1

      1

      0

      1

      0

      0

      1

      0

      0

      0

      1

      0

      1

      1

      1

      全加器可用兩個半加器和一個或門組成,如圖2(a)所示。在第一個半加器中相加,得出的結果再和在第二個半加器中相加,即得出全加和。兩個半加器的進位數通過或門輸出作為本位的進位數。圖2(b)是全加器的邏輯符號。

      (a)邏輯圖 (b)邏輯符號

      圖2 全加器邏輯圖及其邏輯符號

      例1、用4個全加器組成一個邏輯電路以實現兩個4位的二進制數A—1101(十進制為13)和B—1011(十進制為11)的加法運算。

      解:

      邏輯電路如圖3所示,和數是S—11000(十進制數為24)。根據全加器的邏輯狀態表自行分析。

      這種全加器的任意一位的加法運算,都必須等到低位加法完成送來進位時才能進行。這種進位方式稱為串行進位,它的缺點是運算速度慢,但其電路比較簡單,因此在對運算速度要求不高的設備中,仍不失為一種可取的全加器。T692集成加法器就是這種串行加法器。

      圖3 例1的邏輯圖 

      Tags:加法器,數字電路,電路原理  
      責任編輯:admin
      請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
      1分 2分 3分 4分 5分

      還可以輸入 200 個字
      [ 查看全部 ] 網友評論
      最新推薦
      關于我們 - 聯系我們 - 廣告服務 - 友情鏈接 - 網站地圖 - 版權聲明 - 在線幫助 - 文章列表
      返回頂部
      刷新頁面
      下到頁底
      晶體管查詢
      主站蜘蛛池模板: 国产亚洲精品第一综合| 亚洲国产综合91精品麻豆| 久久综合丝袜日本网| 亚洲综合另类小说色区色噜噜| 久久综合给合久久狠狠狠97色69| 亚洲综合男人的天堂色婷婷| 熟天天做天天爱天天爽综合网| 亚洲综合精品网站| 亚洲av成人综合网| 国内精品综合久久久40p| 色综合网天天综合色中文男男| 久久综合亚洲色hezyo| 婷婷五月综合缴情在线视频| 色综合久久一区二区三区| 亚洲综合图片小说区热久久| 九九综合VA免费看| 国产综合激情在线亚洲第一页| 亚洲国产天堂久久综合网站 | 色婷五月综激情亚洲综合| 丁香亚洲综合五月天婷婷| 亚洲精品国产第一综合99久久| 亚洲综合视频在线| 久久综合精品视频| 久久91综合国产91久久精品| 丁香五月缴情综合网| 一本一本久久a久久精品综合麻豆 一本色道久久综合狠狠躁篇 | 精品综合久久久久久蜜月| 五月婷婷综合在线| 国产成人综合网在线观看| 99久久综合精品国产| 亚洲精品第一国产综合野| 久艾草国产成人综合在线视频| 色综合a怡红院怡红院首页| 91在线亚洲综合在线| 久久综合AV免费观看| 狠狠色丁香婷婷综合| 99久久国产综合精品麻豆| 国产精品综合色区在线观看| 久久综合九色综合97免费下载 | 亚洲国产精品综合福利专区| 伊人久久婷婷五月综合97色 |