<li id="8g3ty"><tbody id="8g3ty"><th id="8g3ty"></th></tbody></li>
    <label id="8g3ty"><samp id="8g3ty"></samp></label>
  • <span id="8g3ty"></span>

    1. <center id="8g3ty"><optgroup id="8g3ty"></optgroup></center>
    2. <bdo id="8g3ty"><meter id="8g3ty"><bdo id="8g3ty"></bdo></meter></bdo><center id="8g3ty"><optgroup id="8g3ty"></optgroup></center>
      <label id="8g3ty"><samp id="8g3ty"></samp></label>

    3. 電子開發(fā)網(wǎng)

      電子開發(fā)網(wǎng)電子設(shè)計 | 電子開發(fā)網(wǎng)Rss 2.0 會員中心 會員注冊
      搜索: 您現(xiàn)在的位置: 電子開發(fā)網(wǎng) >> 基礎(chǔ)入門 >> 數(shù)字電子電路 >> 正文

      數(shù)字電路之 加法器電路原理圖解

      作者:佚名    文章來源:本站原創(chuàng)    點擊數(shù):    更新時間:2018-09-27

      在計數(shù)體制中,通常用的是十進制,它有0,1,2,3,…,9十個數(shù)碼,用它們來組成一個數(shù)。但在數(shù)字電路中,為了把電路的兩個狀態(tài)(1態(tài)和0態(tài))和數(shù)碼對應(yīng)起來,采用二進制較為方便,二進制只有0和1兩個數(shù)碼。

      十進制是以10為底數(shù)的計數(shù)體制,例如

      二進制是以2為底數(shù)的計數(shù)體制,例如

      二進制數(shù)11011相當于十進制數(shù)27。

      二進制加法器是數(shù)字電路的基本部件之一。二進制加法運算同邏輯加法運算的含義是不同的。前者是數(shù)的運算,而后者表示邏輯關(guān)系。二進制加法是“逢二進一”,即1+1=10,而邏輯加則為1+1=1。

      1、半加器

      所謂“半加”,就是只求本位的和,暫不管低位送來的進位數(shù)。半加器的邏輯狀態(tài)表見表1。

      表1半加器邏輯狀態(tài)表

      A B S C
      0 0 0 0
      0 1 1 0
      1 0 1 0
      1 1 0 1

      其中,A和B是相加的兩個數(shù),S是半加和數(shù),C是進位數(shù)。

      由邏輯狀態(tài)表可寫出邏輯式:

      并由此畫出圖1(a)的邏輯圖。圖1(b)是半加器的邏輯符號。

      (a)邏輯圖 (b)邏輯符號

      圖1半加器邏輯圖及其邏輯符號

      2、全加器

      當多位數(shù)相加時,半加器可用于最低位求和,并給出進位數(shù)。第二位的相加有兩個待加數(shù),還有一個來自低位送來的進位數(shù)。這三個數(shù)相加,得出本位和數(shù)(全加和數(shù))和進位數(shù),這就是“全加”,表2是全加器的邏輯狀態(tài)表

      表2全加器邏輯狀態(tài)圖

      0

      0

      0

      0

      1

      1

      1

      1

      0

      0

      1

      1

      0

      0

      1

      1

      0

      1

      0

      1

      0

      1

      0

      1

      0

      1

      1

      0

      1

      0

      0

      1

      0

      0

      0

      1

      0

      1

      1

      1

      全加器可用兩個半加器和一個或門組成,如圖2(a)所示。在第一個半加器中相加,得出的結(jié)果再和在第二個半加器中相加,即得出全加和。兩個半加器的進位數(shù)通過或門輸出作為本位的進位數(shù)。圖2(b)是全加器的邏輯符號。

      (a)邏輯圖 (b)邏輯符號

      圖2 全加器邏輯圖及其邏輯符號

      例1、用4個全加器組成一個邏輯電路以實現(xiàn)兩個4位的二進制數(shù)A—1101(十進制為13)和B—1011(十進制為11)的加法運算。

      解:

      邏輯電路如圖3所示,和數(shù)是S—11000(十進制數(shù)為24)。根據(jù)全加器的邏輯狀態(tài)表自行分析。

      這種全加器的任意一位的加法運算,都必須等到低位加法完成送來進位時才能進行。這種進位方式稱為串行進位,它的缺點是運算速度慢,但其電路比較簡單,因此在對運算速度要求不高的設(shè)備中,仍不失為一種可取的全加器。T692集成加法器就是這種串行加法器。

      圖3 例1的邏輯圖 

      Tags:加法器,數(shù)字電路,電路原理  
      責任編輯:admin
    4. 上一個文章:
    5. 下一個文章: 沒有了
    6. 請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
      1分 2分 3分 4分 5分

      還可以輸入 200 個字
      [ 查看全部 ] 網(wǎng)友評論
      關(guān)于我們 - 聯(lián)系我們 - 廣告服務(wù) - 友情鏈接 - 網(wǎng)站地圖 - 版權(quán)聲明 - 在線幫助 - 文章列表
      返回頂部
      刷新頁面
      下到頁底
      晶體管查詢
      主站蜘蛛池模板: 色噜噜成人综合网站| 亚洲乱码中文字幕小综合| 色综合99久久久无码国产精品| 色综合天天综合网站中国| 色欲色香天天天综合VVV| 久久老色鬼天天综合网观看| 色综合久久98天天综合| 色欲久久久天天天综合网 | 激情五月激情综合| 国产成人综合久久精品免费| 亚洲综合一区二区精品久久| 伊人久久大香线蕉综合电影网| 亚洲国产综合AV在线观看| 亚洲国产美国国产综合一区二区| 天天做天天爱天天爽综合网 | 狠狠色丁香婷婷久久综合| 亚洲人成依人成综合网 | 国产亚洲综合色就色| 色婷婷久久综合中文久久一本| 亚洲熟女综合一区二区三区| 国产亚洲综合网曝门系列| 综合国产在线观看无码| 国产激情电影综合在线看 | 丁香伊人五月综合激激激| 国产成人久久综合二区| 婷婷激情综合色五月久久| 色偷偷91综合久久噜噜| 色综合合久久天天给综看| 一本色道久久鬼综合88| 久久91综合国产91久久精品| 天堂久久天堂AV色综合| 一个色综合国产色综合| 亚洲狠狠婷婷综合久久蜜芽| 色爱区综合激情五月综合色| 九九综合VA免费看| 一本大道加勒比久久综合| 一本一道久久综合久久| 激情综合婷婷丁香五月蜜桃| 亚洲综合精品一二三区在线| 亚洲色偷偷综合亚洲AV伊人蜜桃| 色先锋资源久久综合5566|